【太平洋科技快讯】近日,台积电在北美技术论坛上公开了N2 2nm工艺的缺陷率(D0)情况。尽管未披露具体数据,但台积电通过对比不同工艺缺陷率随时间变化的趋势,展现了N2工艺在缺陷控制方面的显著进步。
据透露,在近两个月的试产中,N2工艺的缺陷率与同期的N5/N4工艺相当,甚至略低,并显著优于N7/N6和N3/N3P工艺。回顾过去几代工艺,N7/N6在试产到量产的半年周期内,综合缺陷率最高。N3/N3P从量产开始,缺陷率就明显低于N7/N6。而N5/N4从试产开始就表现出较低的缺陷率。如果N2能延续N5/N4的趋势,其前景无疑非常光明。
N2工艺首次引入了GAAFET全环绕晶体管技术,这被认为是其缺陷率表现优异的重要原因之一。相比传统的FinFET晶体管,GAAFET技术能更好地控制电流,从而提升芯片性能并降低缺陷率。目前,N2工艺距离年底大规模量产还有两个季度。
台积电指出,制造芯片的数量和产能规模越大,越容易发现和改进缺陷。N2工艺在试产阶段已流片的芯片数量明显更多,这也是其缺陷率快速降低的关键原因。此外,工艺本身的设计和技术成熟度也是重要因素。

扫一扫关注微信